142427562

Produkter

R5F100GEAFB#10

Kort beskrivelse:

Ultra-lavt strømforbrug teknologi
· VDD = enkelt strømforsyningsspænding på 1,6 til 5,5 V
· HALT-tilstand
· STOP-tilstand
· SNOOZE-tilstand
RL78 CPU kerne
· CISC-arkitektur med 3-trins pipeline


Produktdetaljer

Produkt Tags

Funktioner

Ultra-lavt strømforbrug teknologi
VDD = enkelt strømforsyningsspænding på 1,6 til 5,5 V
HALT-tilstand
STOP-tilstand
SNOOZE-tilstand
RL78 CPU kerne
CISC-arkitektur med 3-trins pipeline
Minimum instruktionsudførelsestid: Kan ændres
fra høj hastighed (0,03125 μs: @ 32 MHz drift
med højhastigheds on-chip oscillator) til ultralav hastighed
(30,5 μs: @ 32,768 kHz drift med undersystem
ur)
Adresseplads: 1 MB
Generelle registre: (8-bit register × 8) × 4
banker
On-chip RAM: 2 til 32 KB
Kode flash-hukommelse
Kode flash-hukommelse: 16 til 512 KB
Blokstørrelse: 1 KB
Forbud mod bloksletning og omskrivning (sikkerhed
fungere)
On-chip debug funktion
Selvprogrammerende (med boot swap funktion/flashskærm
vinduesfunktion)

Data Flash-hukommelse

Data flash-hukommelse: 4 KB til 8 KB
Baggrundsdrift (BGO): Instruktioner kan være
udføres fra programhukommelsen, mens du omskriver
data flash-hukommelse.
Antal omskrivninger: 1.000.000 gange (TYP.)
Spænding af omskrivninger: VDD = 1,8 til 5,5 V
High-speed on-chip oscillator
Vælg mellem 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz og 1 MHz
Høj nøjagtighed: +/- 1,0 % (VDD = 1,8 til 5,5 V, TA = -20
til +85°C)

Driftsomgivelsestemperatur

TA = -40 til +85°C (A: Forbrugerapplikationer, D:
Industrielle applikationer)
TA = -40 til +105°C (G: Industrielle applikationer)
Strømstyring og nulstillingsfunktion
On-chip power-on-reset (POR) kredsløb
On-chip spændingsdetektor (LVD) (Vælg interrupt og
nulstilles fra 14 niveauer)
DMA (Direct Memory Access) controller · 2/4 kanaler · Antal ure under overførsel mellem 8/16-bit SFR og intern RAM: 2 ure Multiplikator og divider/multiply-akkumulator · 16 bit × 16 bit = 32 bit (Usigned eller signeret) · 32 bits ÷ 32 bits = 32 bits (Usigned) · 16 bits × 16 bits + 32 bits = 32 bits (Usigned eller signed) Seriel grænseflade · CSI: 2 til 8 kanaler · UART/UART (LIN-bus understøttet) : 2 til 4 kanaler · I2C/Simplified I2C kommunikation: 3 til 10 kanaler Timer · 16-bit timer: 8 til 16 kanaler · 12-bit interval timer: 1 kanal · Realtidsur: 1 kanal (kalender i 99 år, alarmfunktion og urkorrektionsfunktion) · Watchdog-timer: 1 kanal (kan betjenes med den dedikerede lavhastigheds-on-chip-oscillator) A/D-konverter · 8/10-bit opløsning A/D-konverter (VDD = 1,6 til 5,5 V) Analog indgang: 6 til 26 kanaler · Intern referencespænding (1,45 V) og temperatursensor Bemærk 1 I/O-port ·I/O-port: 16 til 120 (N-ch open drain I/O [modstå spænding på 6 V]: 0 til 4, N-ch open drain I/O [VDD modstå spænding Note 2/EVDD modstå spænding Note 3]: 5 til 25) · Kan indstilles til N-ch open drain, TTL input buffer og on-chip pull-up modstand · Forskelligt potentiale interface : Kan tilsluttes til en 1,8/2,5/3 V enhed · On-chip nøgleafbrydelsesfunktion · On-chip clock output/buzzer output controller Andet · On-chip BCD (binært kodet decimal) korrektionskredsløb Bemærkninger 1. Kan kun vælges i HS (højhastigheds hoved)-tilstand 2. Produkter med 20 til 52 ben 3. Produkter med 64 til 128 ben


  • Tidligere:
  • Næste: